### Portas Lógicas, Formas de Onda e Tabelas Verdade



Transparências baseadas no livro Sistemas Digitais (Tocci) – Capítulo 3

#### 3.1 Constantes e Variáveis Booleanas

- A álgebra booleana permite apenas dois valores: 0 e 1.
  - Lógica 0 pode ser: falso, desligado,baixo, não, interruptor aberto.

Lógica 1 pode ser: verdadeira, ligado, alto, sim, interruptor fechado.

| Lógico 0  | Lógico 1   |
|-----------|------------|
| Falso     | Verdadeiro |
| Desligado | Ligado     |
| BAIXO     | ALTO       |
| Não       | Sim        |
| Aberto    | Fechado    |
|           |            |

Estaremos trabalhando com circuitos digitais que, uma vez criado o circuito físico, vai representar os níveis lógicos como uma tensão, conforme figura abaixo:



**FIGURA 1.13** (a) Designações de tensão típicas em um sistema digital; (b) diagrama de tempos de sinal digital típico.

Durante a etapa de estudo e análise dos circuitos digitais, estaremos representando os dois níveis lógicos como sendo 0 e 1.

- Toda a álgebra booleana, base dos circuitos digitais, são baseadas em 3 operações básicas:
- OU ou OR
- E ou AND
- INVERSOR ou NOT

Uma expressão booleana pode ser definida por diversas formas:

- Expressão algébrica;
- Gráfica, através de diagramas de portas lógicas;
- Tabelas Verdade;
- Mapa de Karnaugh
- Diagramas de Tempo

#### 3.2 Tabelas-verdade

- A tabela-verdade descreve a relação entre as entradas e as saídas de um circuito lógico.
- O número de colunas corresponde ao número de entradas.
  - Uma tabela de duas entradas teria  $2^2$  = quatro linhas.
  - Uma tabela de três entradas teria 2<sup>3</sup> = oito linhas.

#### 3.2 Tabelas-verdade

Exemplos de tabela-verdade com duas, três e quatro entradas.



| Α   | В | С |  | Х |  |  |
|-----|---|---|--|---|--|--|
| 0   | 0 | 0 |  | 0 |  |  |
| 0   | 0 | 1 |  | 1 |  |  |
| 0   | 1 | 0 |  | 1 |  |  |
| 0   | 1 | 1 |  | 0 |  |  |
| 1   | 0 | 0 |  | 0 |  |  |
| 1   | 0 | 1 |  | 0 |  |  |
| 1   | 1 | 0 |  | 0 |  |  |
| 1   | 1 | 1 |  | 1 |  |  |
| (b) |   |   |  |   |  |  |



| Α                                                             | В                                                             | С                                                                  | D                                                             | Χ                                                                  |
|---------------------------------------------------------------|---------------------------------------------------------------|--------------------------------------------------------------------|---------------------------------------------------------------|--------------------------------------------------------------------|
| 0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1 | 0                                                             | 0                                                                  | 0                                                             | X<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>0<br>0<br>1<br>0<br>0<br>1 |
| 0                                                             | 0<br>0<br>0<br>1<br>1<br>1<br>1<br>0<br>0<br>0<br>1<br>1<br>1 | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0 | 0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0 | 0                                                                  |
| 0                                                             | 0                                                             | 1                                                                  | 0                                                             | 0                                                                  |
| 0                                                             | 0                                                             | 1                                                                  | 1                                                             | 1                                                                  |
| 0                                                             | 1                                                             | 0                                                                  | 0                                                             | 1                                                                  |
| 0                                                             | 1                                                             | 0                                                                  | 1                                                             | 0                                                                  |
| 0                                                             | 1                                                             | 1                                                                  | 0                                                             | 0                                                                  |
| 0                                                             | 1                                                             | 1                                                                  | 1                                                             | 1                                                                  |
| 1                                                             | 0                                                             | 0                                                                  | 0                                                             | 0                                                                  |
| 1                                                             | 0                                                             | 0                                                                  | 1                                                             | 0                                                                  |
| 1                                                             | 0                                                             | 1                                                                  | 0                                                             | 0                                                                  |
| 1                                                             | 0                                                             | 1                                                                  | 1                                                             | 1                                                                  |
| 1                                                             | 1                                                             | 0                                                                  | 0                                                             | 0                                                                  |
| 1                                                             | 1                                                             | 0                                                                  | 1                                                             | 0                                                                  |
| 1                                                             |                                                               | 1                                                                  | 0                                                             | 0                                                                  |
| 1                                                             | 1                                                             | 1                                                                  | 1                                                             | 1                                                                  |
|                                                               |                                                               | (c)                                                                |                                                               |                                                                    |

### 3.3 Operações OR ("OU") com portas OR

A expressão booleana para a operação **OR** é:

$$X = A + B$$
 — Leia "X equivale a A ou B"

O sinal + não se aplica para soma, mas sim para operações **OR**.

■ A operação **OR** é semelhante à adição, e quando A = 1 e B = 1, produz:

$$1 + 1 = 1 n\tilde{a}o 1 + 1 = 2$$

Na expressão booleana  $\mathbf{X} = \mathbf{A} + \mathbf{B} + \mathbf{C}$ X é verdade (1) quando A é verdadeiro (1) OU B é verdadeiro (1) OU C é verdadeiro (1).

### 3.3 Operação OR com porta OR

Uma porta OR é um circuito com uma ou mais entradas, cuja saída é igual à combinação OR das entradas.

Tabela-verdade símbolo de circuito para duas entradas da porta OR.

|   | 0 | R         |                               |
|---|---|-----------|-------------------------------|
| Α | В | X = A + B |                               |
| 0 | 0 | 0         | $A \longrightarrow X = A + B$ |
| 0 | 1 | 1         |                               |
| 1 | 0 | 1         | В • — /                       |
| 1 | 1 | 1         |                               |
|   |   |           | Porta OR                      |
|   |   | -1        |                               |

#### 3.3 Operação OR com porta OR

A porta **OR** é um circuito com duas ou mais entradas, cuja saída é igual a combinação OR das entradas.

# Tabela-verdade símbolo de circuito para três entradas da porta OR.



#### 3.4 Operação AND ("E") com portas AND

A operação AND é similar a multiplicação convencional.

$$X = A \cdot B \cdot C$$
 — Leia" $X$  é igual a  $A$  e  $B$  e  $C$ ".

O sinal • + não se aplica para soma, mas sim para operações **AND.** 

X é verdadeiro (1) quando A e B e C são verdadeiros (1).

| AND             |   |  |   |  |  |  |
|-----------------|---|--|---|--|--|--|
| A B   x = A • B |   |  |   |  |  |  |
| 0               | 0 |  | 0 |  |  |  |
| 0               | 1 |  | 0 |  |  |  |
| 1               | 0 |  | 0 |  |  |  |
| _1              | 1 |  | 1 |  |  |  |

Tabela-Verdade



Simbolo da Porta

reservados.

#### 3.4 Operação AND com porta AND

Tabela-verdade símbolo de circuito para três entradas e porta AND.

| Α | В | С | x = ABC |     |
|---|---|---|---------|-----|
| 0 | 0 | 0 | 0       |     |
| 0 | 0 | 1 | 0       |     |
| 0 | 1 | 0 | 0       | A • |
| 0 | 1 | 1 | 0       | B   |
| 1 | 0 | 0 | 0       | C • |
| 1 | 0 | 1 | 0       |     |
| 1 | 1 | 0 | 0       |     |
| 1 | 1 | 1 | 1       |     |

#### **3.4 AND OR**

O símbolo AND em um diagrama de circuito lógico diz que a saída será ALTO apenas quando todas as entradas forem altas.





O símbolo OR será alto quando alguma entrada for alta.

#### 3.5 Operação NOT

A expressão booleana para a operação NOT:

$$X = \overline{A}$$
 — Leia:

A barra superior representa a operação NOT.

$$A' = \overline{A}$$

Outro indicador de inversão é o símbolo principal (').

"X equivale a NOT A".

"X equivale ao inverso de A".

"X equivale ao complemento de A".

| NOT                       |  |   |  |  |  |
|---------------------------|--|---|--|--|--|
| $A \mid x = \overline{A}$ |  |   |  |  |  |
| 0                         |  | 1 |  |  |  |
| 1                         |  | 0 |  |  |  |

**Tabela-verdade NOT** 

### 3.5 Operação NOT

Um circuito NOT é comumente chamado de inversor.



Esses circuitos sempre têm uma única entrada, e a lógica da saída é sempre oposta ao nível da lógica da entrada.

### 3.5 Operação NOT

O INVERSOR inverte (complementa) o sinal da entrada, em todos os pontos, na forma de onda.



Sempre que a entrada = 0 a saída = 1 e vice-versa.

### 3.5 Operação NOT

#### Aplicação típica da porta **NOT**



O circuito fornece uma expressão que é verdadeira quando o botão não está pressionado.

### **Operações Booleanas**

Regras resumidas para **OR**, **AND** e **NOT** 

| OR        | AND             | NOT                |
|-----------|-----------------|--------------------|
| 0 + 0 = 0 | $0 \cdot 0 = 0$ | $\overline{0} = 1$ |
| 0 + 1 = 1 | $0 \cdot 1 = 0$ | $\overline{1} = 0$ |
| 1 + 0 = 1 | $1 \cdot 0 = 0$ |                    |
| 1 + 1 = 1 | $1 \cdot 1 = 1$ |                    |

Essas três operações booleanas básicas podem descrever qualquer circuito lógico.

### 3.6 Descrevendo Circuitos Lógicos Algebricamente

 Se uma expressão contém ambas as portas – AND e OR – a operação AND irá acontecer anteriormente.



A menos que existam parêntesis na expressão.



#### 3.6 Descrevendo Circuitos Lógicos Algebricamente

 Sempre que um INVERSOR estiver presente, a saída é equivalente a entrada, com uma barra sobre ele.

Entrada *A* através de um inversor é igual a *A*.



### 3.6 Descrevendo Circuitos Lógicos Algebricamente

Outros exemplos...



#### 3.6 Descrevendo Circuitos Lógicos Algebricamente

Outros exemplos...



# 3.7 Avaliando as Saídas dos Circuitos Lógicos através de tabelas verdade



### 3.7 Avaliando as Saídas dos Circuitos Lógicos

O primeiro passo, após listar todas as combinações de entradas, é criar uma coluna na tabela-verdade para cada sinal intermediário

(nó).



| Α | В | С | <u>u</u> =<br>A | <u>v=</u><br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|-----------------|----------|-----------|
| 0 | 0 | 0 | 1               |                 |          |           |
| 0 | 0 | 1 | 1               |                 |          |           |
| 0 | 1 | 0 | 1               |                 |          |           |
| 0 | 1 | 1 | 1               |                 |          |           |
| 1 | 0 | 0 | 0               |                 |          |           |
| 1 | 0 | 1 | 0               |                 |          |           |
| 1 | 1 | 0 | 0               |                 |          |           |
| 1 | 1 | 1 | 0               |                 |          |           |

O nó U foi preenchido como complemento de A.

### 3.7 Avaliando as Saídas dos Circuitos Lógicos

O próximo passo é preencher os valores para a coluna v.



|   | Α | В | С | <u>u=</u><br>A | v=<br>AB | <br>X=<br>V+W |
|---|---|---|---|----------------|----------|---------------|
| l | 0 | 0 | 0 | 1              | 0        |               |
| l | 0 | 0 | 1 | 1              | 0        |               |
| l | 0 | 1 | 0 | 1              | 1        |               |
| l | 0 | 1 | 1 | 1              | 1        |               |
| l | 1 | 0 | 0 | 0              | 0        |               |
| l | 1 | 0 | 1 | 0              | 0        |               |
|   | 1 | 1 | 0 | 0              | 0        |               |
|   | 1 | 1 | 1 | 0              | 0        |               |

v = A'B — O nó v deve ser ALTO quando A (nó u) é BAIXO e B é ALTO.

### 3.7 Avaliando as Saídas dos Circuitos Lógicos

 O terceiro passo é estimar os valores do nó w, o produto lógico de BC.



| Α | В | С | <u>u</u> =<br>A | <u>v=</u><br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|-----------------|----------|-----------|
| 0 | 0 | 0 | 1               | 0               | 0        |           |
| 0 | 0 | 1 | 1               | 0               | 0        |           |
| 0 | 1 | 0 | 1               | 1               | 0        |           |
| 0 | 1 | 1 | 1               | 1               | 1        |           |
| 1 | 0 | 0 | 0               | 0               | 0        |           |
| 1 | 0 | 1 | 0               | 0               | 0        |           |
| 1 | 1 | 0 | 0               | 0               | 0        |           |
| 1 | 1 | 1 | 0               | 0               | 1        |           |

A coluna é ALTO sempre que *B* é ALTO e *C* é ALTO.

### 3.7 Avaliando as Saídas dos Circuitos Lógicos

Logicamente, a etapa final é a combinação das colunas V e W

para prever a *saída* x.



| Α | В | С | <u>u</u> =<br>A | <u>v</u> =<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|------------------|----------|-----------|
| 0 | 0 | 0 | 1               | 0                | 0        | 0         |
| 0 | 0 | 1 | 1               | 0                | 0        | 0         |
| 0 | 1 | 0 | 1               | 1                | 0        | 1         |
| 0 | 1 | 1 | 1               | 1                | 1        | 1         |
| 1 | 0 | 0 | 0               | 0                | 0        | 0         |
| 1 | 0 | 1 | 0               | 0                | 0        | 0         |
| 1 | 1 | 0 | 0               | 0                | 0        | 0         |
| 1 | 1 | 1 | 0               | 0                | 1        | 1         |

Desde que x = v + w, a saída x será ALTO quando v OU w for ALTO.

### 3.7 Avaliando as Saídas dos Circuitos Lógicos

 Níveis lógicos de saída podem ser determinados diretamente a partir de um diagrama de circuito.

As saídas de cada porta são percebidas até que a saída final seja encontrada.

Os técnicos usam esse método com frequência.

#### 3.7 Avaliando as Saídas de Circuitos Lógicos



Tabela de estado lógico em cada nó do circuito mostrado

| Α | В | С | D | t = ABC | u = A + D | $v = \overline{A + D}$ | x = tv |
|---|---|---|---|---------|-----------|------------------------|--------|
| 0 | 0 | 0 | 0 | 0       | 0         | 1                      | 0      |
| 0 | 0 | 0 | 1 | 0       | 1         | 0                      | 0      |
| 0 | 0 | 1 | 0 | 0       | 0         | 1                      | 0      |
| 0 | 0 | 1 | 1 | 0       | 1         | 0                      | 0      |
| 0 | 1 | 0 | 0 | 0       | 0         | 1                      | 0      |
| 0 | 1 | 0 | 1 | 0       | 1         | 0                      | 0      |
| 0 | 1 | 1 | 0 | 1       | 0         | 1                      | 1      |
| 0 | 1 | 1 | 1 | 1       | 1         | 0                      | 0      |
| 1 | 0 | 0 | 0 | 0       | 1         | 0                      | 0      |
| 1 | 0 | 0 | 1 | 0       | 1         | 0                      | 0      |
| 1 | 0 | 1 | 0 | 0       | 1         | 0                      | 0      |
| 1 | 0 | 1 | 1 | 0       | 1         | 0                      | 0      |
| 1 | 1 | 0 | 0 | 0       | 1         | 0                      | 0      |
| 1 | 1 | 0 | 1 | 0       | 1         | 0                      | 0      |
| 1 | 1 | 1 | 0 | 0       | 1         | 0                      | 0      |
| 1 | 1 | 1 | 1 | 0       | 1         | 0                      | 0      |

# 3.8 Implementando Circuitos a partir de Expressões Booleanas

• É importante saber desenhar um circuito lógico de uma expressão booleana.

A expressão X = A. B . C poderia ser desenhada como três entradas de uma porta AND.

Um circuito definido por X = A' + B usaria duas entradas de uma porta OR com um INVERSOR em uma das entradas.

# 3.8 Implementando Circuitos a partir de Expressões Booleanas

Um circuito com saída y = AC + BC + ABC contém três termos sobre os quais é aplicada a operação OR...



...e requer uma porta OR de três entradas.

# 3.8 Implementando Circuitos a partir de Expressões Booleanas

- Cada entrada da porta OR é um termo do produto AND.
- Uma porta AND com entradas adequadas pode ser usada para gerar cada um desses termos.



# 3.8 Implementando Circuitos a partir de Expressões Booleanas

Diagrama de circuito para implementar  $x = (A + B) (\overline{B} + C)$ .



### 3.9 Portas NOR ("NÃO-OU") e Portas NAND

- Combina as operações básicas AND, OR e NOT simplificando a escrita de expressões booleanas.
- As saídas das portas NAND e NOR podem ser encontradas ao determinar a saída de uma porta AND ou OR e invertê-la.

As tabelas-verdade para portas **NOR** e **NAND** mostram o complemento das tabelas-verdade para portas **OR** e **AND**.

#### 3.9 Portas NOR e Portas NAND

■ A porta **NOR** é uma porta **OR** invertida.

Um "bubble" de inversão é colocado na saída da porta **OR**, tornando a saída da expressão booleana x = A + A



|     |   |  | OR    |  | NOR   |  |  |  |
|-----|---|--|-------|--|-------|--|--|--|
| Α   | В |  | A + B |  | A + B |  |  |  |
| 0   | 0 |  | 0     |  | 1     |  |  |  |
| 0   | 1 |  | 1     |  | 0     |  |  |  |
| 1   | 0 |  | 1     |  | 0     |  |  |  |
| 1   | 1 |  | 1     |  | 0     |  |  |  |
| (c) |   |  |       |  |       |  |  |  |

#### 3.9 Portas NOR e Portas NAND

Forma de onda mostrando entradas e saída de uma porta NOR.



#### 3.9 Portas NOR e Portas NAND

■ A porta **NAND** é uma porta **AND** invertida.

Um "bubble" de inversão é colocado no output de porta **AND**, tornando o output da expressão booleana  $x = \overline{AB}$ 



#### 3.9 Portas NOR e Portas NAND

Forma de onda mostrando entradas e saída de uma porta NAND.



#### 3.9 Portas NOR e Portas NAND

Circuito lógico com a expressão  $x = AB \cdot \overline{(C + D)}$  usando apenas **NOR** e **NAND**.



#### 3.10 Teoremas Booleanos

Os seguintes teoremas e leis podem representar uma expressão que contém mais de uma variável.

O teorema (1) afirma que, se qualquer variável é combinada com 0 usando a operação AND, o resultado deve ser 0.



#### 3.10 Teoremas Booleanos

O teorema (2) também fica evidente quando comparado com a multiplicação ordinária.



#### 3.10 Teoremas Booleanos

Comprove o teorema (3) tentando caso a caso

SE 
$$x = 0$$
, então  $0 \cdot 0 = 0$ .

Se 
$$x = 1$$
, então  $1 \cdot 1 = 1$ .

Logo, 
$$x \cdot x = x$$
.



#### 3.10 Teoremas Booleanos

O teorema (4) pode ser comprovado da mesma maneira.



#### 3.10 Teoremas Booleanos

O teorema (5) é simples, pois 0 acrescentado a *alguma coisa* não afeta seu valor, tanto na adição regular quanto na operação OR.



#### 3.10 Teoremas Booleanos

O teorema (6) afirma que, se uma variável é combinada com 1 usando-se a operação OR, o resultado é sempre 1. Valores de conferência: 0 + 1 = 1 e 1 + 1 = 1.



#### 3.10 Teoremas Booleanos

O teorema (7) pode ser comprovado através da verificação para ambos os valores de x: 0 + 0 = 0 e 1 + 1 = 1.



#### 3.10 Teoremas Booleanos

O teorema 8 pode ser provado similarmente.



#### 3.10 Teoremas Booleanos

#### Teoremas multivariáveis

Leis comutativas

$$(9) x + y = y + x$$

$$(10) x \cdot y = y \cdot x$$

#### Leis associativas

(11) 
$$x + (y + z) = (x + y) + z = x + y + z$$

$$(12) x(yz) = (xy)z = xyz$$

#### Leis distributivas

$$(13a) \quad x(y+z) = xy + xz$$

$$(13b) \quad (w + x)(y + z) = wy + xy + wz + xz$$

#### 3.10 Teoremas Booleanos

#### **Teoremas multivariáveis**

Os teoremas (14) e (15) não possuem equivalentes na álgebra comum. Cada um deles pode ser provado ao tentar todos os casos possíveis para x e y.

$$(14) \quad x + \underline{x}y = x$$

$$(15a) \quad \underline{x} + \overline{x}y = \underline{x} + y$$

$$(15b) \quad \overline{x} + xy = \overline{x} + y$$

Tabela de análise e fatoração para teorema (14)

| x + xy = x(1+y) |                        |
|-----------------|------------------------|
| $=x\cdot 1$     | [usando o teorema (6)] |
| $= \chi$        | [usando o teorema (2)] |

| х | у | ху | x + xy |
|---|---|----|--------|
| 0 | 0 | 0  | 0      |
| 0 | 1 | 0  | 0      |
| 1 | 0 | 0  | 1      |
| 1 | 1 | 1  | 1      |

### 3.11 Teoremas de DeMorgan

**Teoremas de DeMorgan** são extremamente úteis na simplificação de expressões em que um produto ou a soma das variáveis é invertida.

(16) 
$$(\overline{x+y}) = \overline{x} \cdot \overline{y}$$

O teorema (16) diz que INVERSOR a soma OR de duas variáveis é o mesmo que INVERSOR cada variável individualmente. Com isso, operar com AND as variáveis invertidas.

$$(17) \ (\overline{x \cdot y}) = \overline{x} + \overline{y}$$

O teorema (17) diz que INVERSOR o produto E de duas variáveis é o mesmo que INVERSOR cada variável individualmente e, em seguida, operar com OR.

Cada um dos teoremas de DeMorgan pode ser facilmente comprovado por meio da verificação de todas as combinações possíveis de *x* e *y*.

### 3.11 Teoremas de DeMorgan

Circuitos equivalentes decorrentes do teorema (16)

$$(\overline{x+y}) = \overline{x} \cdot \overline{y}$$



Símbolo alternativo para a função NOR.



### 3.11 Teoremas de DeMorgan

Circuitos equivalentes decorrentes do teorema (17)

$$(\overline{x \cdot y}) = \overline{x} + \overline{y}$$



Símbolo alternativo para a função NAND.

slide 51



#### 3.12 Universalidade das Portas NAND e NOR

- Portas NAND ou NOR podem ser usadas para criar as três expressões lógicas básicas:
  - OR, AND e NOT.
- Proporciona flexibilidade e é muito útil no projeto de circuito lógico.

### 3.12 Universalidade das portas NAND e NOR

Como as combinações de NANDs ou NORs são usadas para criar as três funções lógicas.



No entanto, é possível implementar qualquer expressão lógica usando apenas portas NAND e nenhum outro tipo de porta, como mostrado.

#### 3.12 Universalidade das portas NAND e NOR

Como combinações de NANDs ou NORs são usadas para criar as três funções lógicas.



Portas NOR podem ser organizadas para implementar cada uma das operações booleanas, como mostrado.

#### 3.12 Universalidade das portas NAND e NOR

Um circuito lógico gera um sinal x, que será ALTO sempre que as condições A e B existirem simultaneamente, ou sempre que as condições C e D existirem simultaneamente.

#### A expressão lógica será x = AB + CD.

Os CIs TTL mostrados aqui podem ser usados para implementar a expressão. Cada IC é um quad, com quatro portas idênticas em um único chip





#### 3.12 Universalidade das Portas NAND e NOR

#### Possíveis implementações # 1:



### 3.12 Universalidade das Portas NAND e NOR

Possíveis implementações # 2:



### 3.13 Alternar Representações para Portas Lógicas



#### **Exercícios:**

slide 59